Home  手機訪問   課程介紹   培訓報名  企業培訓   付款方式   講師介紹   學員評價  曙海簡介  聯系曙海  工程承接  
arduino培訓
嵌入式協處理器--DSP
嵌入式協處理器--FPGA
FPGA項目實戰系列課程----
嵌入式OS--4G手機操作系統
嵌入式OS-Linux
嵌入式CPU--ARM

嵌入式OS--WinCE
單片機培訓
嵌入式硬件設計
嵌入式OS--VxWorks
學員VIP專區
用戶名:

密碼: 
 
WEB在線客服
南京WEB在線客服
武漢WEB在線客服
西安WEB在線客服
廣州WEB在線客服
點擊這里給我發消息  
QQ客服一
點擊這里給我發消息  
QQ客服二
點擊這里給我發消息
QQ客服三
  雙休日、節假日及晚上可致電值班電話:021-51875830 值班手機:15921673576

值班QQ:
點擊這里給我發消息

值班網頁在線客服,點擊交談:
 
網頁在線客服

 
公益培訓通知與資料下載
合作伙伴與授權機構
現代化的多媒體教室
FPGA培訓

合作企業最新人才需求公告

◆招人、應聘、人才合作
請訪問曙海旗下網站---

電子人才網
www.morning-sea.com.cn
合作企業最新人才需求公告
奧迪堅通訊系統(上海)有限公司
(16人)
上海貝爾阿爾卡特股份有限公司(12人) 
冠捷半導體(上海)有限公司
(9人)
上海奧波電子有限公司(14人)
北京華路時代信息技術有限公司
(18人)
上海寶康電子控制工程有限公司
(6人)
上海迅時通信設備有限公司(8人)
上海天能電子有限公司(5人)
公益培訓
 
郵件訂閱列表
 

  FPGA培訓  課程目標

 TI達芬奇技術的入門門檻比較高,涉及高速電路設計、ARM處理器開發、DSP處理器開發、雙核處理器軟件的集成、嵌入式Linux軟件開發等技術。尤其是雙核處理器軟件的集成和算法開發,由于涉及到一套全新的工具鏈,可能會給項目帶來比較大的技術風險并耗掉過多的項目資源投入。另外,雙核如何協商使用片上資源也成為不同于以往DM642處理器開發的一大難點,開發者往往面對紛繁復雜的文檔和陌生的開發環境無從下手,花掉數月的寶貴時間。

  FPGA培訓  培養對象

        本課程主要面向準備使用達芬奇系列DSP的軟件與系統工程師,介紹如何運用 TI 提供的各種軟件驅動程序與框架組件快速構建各種應用系統。

  FPGA培訓  入學要求

 學員學習本課程應具備下列基礎知識:
 ◆了解TMS320C64x+ DSP 編程;
 ◆了解基本 Linux 編程(處理、線程等);
 ◆了解 Linux 設備驅動程序;
 ◆了解視頻應用/系統知識。

  FPGA培訓  班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)

        堅持小班授課,為保證培訓效果,增加互動環節,每期人數限3到5人。人手一機,全程實踐。

  FPGA培訓  上課時間和地點

上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈

最近開課時間(周末班/連續班/晚班):達芬奇開課時間:2020年1月15日      

本課程每期班限額5名,報滿即停止報名,請提前在線或電話預約

  FPGA培訓  費用和課時
     課時:咨詢在線客服
     團體報名優惠措施:兩人95折優惠,三人或三人以上9折優惠 。注意:在讀學生憑學生證,即使一個人也優惠500元。
     ☆注重質量 ☆邊講邊練
        ☆合格學員免費推薦工作
        ★實驗設備請點擊這兒查看★
  FPGA培訓  質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在下期培訓班中重聽;
        2、培訓結束后免費提供半年的技術支持,充分保證培訓后出效果;
        3、培訓合格學員可享受免費推薦就業機會。

   師資團隊
【徐老師】

多年DSP開發經驗,精通嵌入式Linux應用開發、系統移植與驅動開發,開發過基于達芬奇DSP6446的高清視頻會議系統、基于DM642的智能視頻監控系統、基于DM642的IP遠程、監視器的同步監控系統,在基于DSP的DM642和6446芯片的視頻/圖像處理、視頻的壓縮算法等方面富有經驗。

王老師

精通TI公司的DM642芯片、達芬奇系列芯片的圖像/視頻處理,主持實施過大型人臉識別,指紋識別的項目,實戰經驗豐富,長期從事教學與科研工作,主要研究方向包括網絡通信、視頻/圖像處理、數據庫等。具有8年以上的硬件設計經驗,尤其是近6年來一直從事高速DSP系統硬、軟件和FPGA開發經驗數字電路設計工作,具有非常豐富的高速PCB設計經驗。精通TI公司的C6000、ADI公司的TigerSHarc-201等系列高速DSP,成功開發了多個高速DSP和FPGA結合及DSP和ARM相結合的高難度項目,尤其擅長多處理器系統的開發,精通多種圖像/視頻處理和相關的編碼解碼算法。

更多師資力量請見曙海師資團隊

學習進度
課程大綱

第一階段

    第一階段的課程主要幫助學員了解DSP的發展歷程和開發方法,介紹TMS320C6000 DSP CPU結構、指令集、軟件開發環境、DaVinCi技術等內容,達到能夠使用 CCS(Code Composer Code)進行DSP程序開發。

1. 介紹數字信號處理和數字信號處理器的發展歷程
2. 介紹DaVinCi系列DSP
3. 介紹DaVinCi DSP CPU的結構、指令集及優化技術
4. 介紹CCS軟件開發環境的使用
5. 介紹DSP/BIOS的使用
6、C和匯編語言的混合編程

【實驗】

1. CCS開發環境的使用
    1.1  熟悉工程項目的創建
    1.2  DSP應用程序的基本構架
    1.3  程序性能分析

2. DSP/BIOS的配置
    2.1  熟悉DSP/BIOS的配置建
    2.2  多任務創建
    2.3  線程間的同步和通信
    2.4 互斥的使用
    2.5  軟件中斷的使用

第二階段

    詳解TMS320DM644x硬件和外設.
1. TMS320DM644x的外設
1.1 概述
1.2 異步外部存儲器接口(EMIF)
1.3 音頻串口(ASP)
1.4 ATA控制器
1.5 DDR2存儲器控制器
1.6 增強的直接存儲器訪問(EDMA)控制器
1.7 以太網媒體訪問控制器(EMAc)/管理數據輸入/輸出(MDl0)模塊..
1.8 通用輸入/輸出(GPl0)
1.9 內部集成電路(12C)模塊
1.10 內部直接存儲器訪問(IDMA)控制器
1.11 DsP子系統中斷控制器(INTc)
1.12 多媒體卡(MMC)/安全數字(sD)卡控制器
1.13 節電控制器(PDC)
1.14 脈沖寬度調制器(PwM)
1.15 串行外設接口(SPI)
1.16 64位定時器
1.17 通用異步收發器(UART)
1.18 通用串行總線(USB)
1.19 VLYNQ接口
1.20 視頻處理后端(vPBE)
1.21 視頻處理前端(vPFE)

2. 其他的DaVinci處理器
2.1 TMS320DM6441處理器
2.2 TMS320DM643x處理器
2.3 TMS320DM355處理器
2.4 TMS320DM64x處理器
2.5 TMS320DM6467處理器
第三階段

    第三階段的課程主要幫助學院熟悉掌握DaVinCi系統構架,介紹數字視頻評估模塊(DVEVM)的使用、數字視頻軟件開發包(DVSDK)的使用。通過對經典案例的分析,理解雙核系統開發的流程。

1. 介紹數字視頻評估模塊
    1.1  硬件環境的搭建
    1.2  設置DVEVM啟動參數
    1.3  編寫示例程序

2. 介紹DVSDK工具鏈
    2.1  DVSDK工具鏈的組成
    2.2  可視化數據分析器的使用

3.Liunx的使用
4. 經典案例分析

【實驗】

1. Linux開發環境的使用
    1.1  熟悉外圍器件驅動程序
    1.2  熟悉視頻采集和顯示驅動程序
    1.3  熟悉硬盤驅動程序

2. DVEVM/DVSDK演示范例的使用
    2.1  DVEVM/DVSDK編碼演示范例及其應用程序設計
    2.2  DVEVM/DVSDK解碼演示范例及其應用程序設計

第四階段

    Linux詳細介紹.


1 Linux

1.1 概述
1.2 Linux的主要開發工具
1.3 構建基于Linux的嵌入式系統
1.4 Linux的特點
1.5 DaVinci的Linux開發流程
1.6 Linux內核LCD驅動詳解
1.7 Linux內核驅動編寫規范
1.8 Linux內核裁剪過程詳解

2. 基于Davinci的數字媒體軟件

2.1 H.263 COdec編碼器和解碼器
2.4 MPEG-4
2.5 MPEG解碼器
2.7 JPEG編碼器/解碼器

3. Uboot開發詳解
3.1 Uboot Makefile要點

3.2 Uboot 目錄結構

【實驗】

1、Linux內核的裁剪

2、Linux內核最小系統的配置

3、Uboot實驗
第五階段

    第五階段的課程主要讓學員熟悉xDAIS和xDM算法接口標準,理解編解碼引擎和編解碼服務器的概念,學會如何創建編解碼引擎和編解碼服務器,理解DSP/BIOS LINK的工作原理。

1. 介紹xDAIS和xDM算法接口標準
    1.1  算法設計的基本思路
    1.2  抽象算法接口
    1.3  IALG函數介紹
    1.4  ACPY3函數介紹
    1.5  模板代碼生成器的使用

2. 介紹Codec Engine
    2.1  介紹Code Engine 的配置工具
    2.2  環境變量的設置
    2.3  非xDM算法的封裝

3. 介紹DSP LINK
    3.1  DSP LINK的軟件結構
    3.2  DSP LINK的定制與配置

【實驗】

Codec Engine 的配置
    1. 熟悉引擎的創建過程
    2. 熟悉服務器的創建過程

第六階段

    第六階段的課程主要介紹DaVinCi 應用系統的開發流程,并且利用前面已經完成的編解碼引擎構建簡單的應用系統,并對應用系統進行評估分析和測試。

1. 介紹VPSS的功能和使用方法
    1.1  介紹視頻處理前端VPFE
    1.2  介紹視頻處理后端VPBE

2. 介紹DaVinCi 應用系統的開發流程
    以網絡攝像機為例介紹DaVinCi應用系統的開發流程

【實驗】

1. 圖像編解碼實驗

   
2. 圖像彩色二值化算法實驗
   
3. 圖像線性變換實驗
   

第七階段--語音視頻編解碼實驗 (實戰強化訓練一)

1. 硬件的連接、Linux的導入和配置
2. 硬盤的加載
3. Linux基本應用程序的編寫
4. 語音編碼實驗
5. 語音解碼實驗
6. 圖像編碼實驗
7. 圖像解碼實驗
8. 語音圖像同步編碼實驗
9. 語音圖像同步解碼實驗

第八階段--ARM+DSP雙核處理器開發實驗 (實戰強化訓練二)
1. DSP算法的建立
2. 圖像彩色變灰度
3. 圖像灰度的二值化
4. 圖像非線性變換
5. 圖像中值濾波
6. 圖像反色
7. 圖像銳化
8. 圖像Sobel算子邊沿提取
9. 圖像直方圖
10.圖像的縮放
 
cortex培訓
.(2014年7月11)......................................................................................
 
海南4十1开奖走势图